# **Aufgabe 1**

Der Entwurf wurde bereits abgegeben. Änderungen seitdem:

- **Alle** Module wurden getaktet.
  - Begründung: Zu Beginn waren einige Module zur Bearbeitung von Tastereingaben ungetaktet. Dies führte zu folgenden Fehlermeldungen bei der Place-Pase in Xilinx (hier am Beispiel der Moduswahl):
    - "ERROR Place:1018 A clock IOB / clock component pair have been found that are not placed at an optimal clock IOB / clock site pair. The clock component <s\_modus\_BUFGP/BUFG> is placed at site <BUFGMUX\_X2Y10>. The IO component <s\_modus> is placed at site <J17>. This will not allow the use of the fast path between the IO and the Clock buffer. If this sub optimal condition is acceptable for this design, you may use the CLOCK\_DEDICATED\_ROUTE constraint in the .ucf file to demote this message to a WARNING and allow your design to continue. However, the use of this override is highly discouraged as it may lead to very poor timing results. It is recommended that this error condition be corrected in the design. A list of all the COMP.PINs used in this clock placement rule is listed below. These examples can be used directly in the .ucf file to override this clock rule. < NET "s\_modus" CLOCK\_DEDICATED\_ROUTE = FALSE; > "
    - Über diesen Error wird in Foren viel und ausgiebig diskutiert, wir haben uns nicht getraut, dem Vorschlag in der Fehlermeldung zu folgen, da im Netz in diversen Forenthreads davon strengstens abgeraten wird, weil man evtl. die Hardware beschädigen kann.
- Die Signalnamen wurden leicht verändert. Die Zuordnung zu den ursprünglich ausgedachten Namen ist offensichtlich.

Quelitexte: Siehe Aufgabe 2

Funktionsweise der Module: Siehe Aufgabe 2

# **Aufgabe 2**

## angehängte Dateien:

- Gray.vhd, Gray tb.vhd: Das Modul zum Modus 1 + Testbench
- Snake.vhd, Snake tb.vhd : Das Modul zum Modus 2 + Testbench
- GameOfLife.vhd, GameOfLife tb.vhd : Das Modul zum Modus 3 + Testbench
- Geschwindigkeit.vhd, Geschwindigkeit\_tb.vhd : Das Modul zur Geschwindigkeitsänderung + Testbench. Es gibt eine langsamste Geschwindigkeitsstufe, die nicht unterschritten werden kann.
- Modus.vhd, Modus tb.vhd: Das Modul zur Moduswahl + Testbench. Der Initialmodus ist Modus 1, also Graycode.
- Richtung.vhd, Richtung tb.vhd : Das Modul zur Richtungsänderung + Testbench. Die Initialrichtung ist 1.
- Mux.vhd : Der Multiplexer, der die LED-Belegung des aktiven Modus weitergibt
- Lauflicht.vhd, Lauflicht\_tb.vhd : Die Gesamtschaltung + Testbench
- myDCM.vhd : Der DCM, der die Taktfrequenz wie auf dem letzten Aufgabenblatt verändert (Ausgangsfrequenz 10 MHz).
- in7\_out1\_mylauflicht.ucf : Die Pinbelegung
- in7\_out1\_mylauflicht.bit : Der Generierte Bitstream zum Überspielen auf den FPGA

### Priorität der Tastendrücke:

Wir haben den Tastendrücken keine unterschiedlichen Prioritäten gegeben. Drückt man beispielsweise gleichzeitig "langsamer" und "schneller", geschieht einfach gar nichts.

Bedienungsanleitung: Entspricht den Vorgaben auf dem Übungsblatt.

## **Funktionsweise der Modi:**

#### Modus 1 (Graycode):

- Zählen im Graycode: Bei Richtung 1 aufwärts, bei Richtung 0 abwärts, bei Überlauf wieder von vorne.
- Auswirkung der DIP-Schalter: Verändern der Schalter stellt aktuell angezeigte Zahl um (auf die Zahl, die durch die Schalterpositionen codiert wird) und macht dann normal weiter.

#### Modus 2 (Game Of Life):

- Game Of Life im Eindimensionalen: Bei Richtung 1 XOR der Nachbarn, bei Richtung 0 negiertes XOR der Nachbarn.
- verlangsamt nochmal extra (damit man etwas erkennt und es nachverfolgen kann).
- Auswirkung der DIP-Schalter: Setzen der Initialbelegung, startet daraufhin sofort.

#### Modus 3 (Snake):

- Eine "Schlange" mit "blinkendem Hinterteil": Bei Richtung 1 läuft sie nach Rechts, bei Richtung 0 nach Links.
- Auswirkung der DIP-Schalter: Bei Veränderung der DIP-Schalter ändert sich die Länge der Schlange. Die neue Länge entspricht der Anzahl der DIP-Schalter, die auf 1 gesetzt sind, jedoch mindestens 1.

Testen auf dem FPGA: Minus minus. :'-(

**Was haben wir u.a. gelernt:** "Function" in VHDL (wurden in "Snake.vhd" benutzt), lieber alles takten, nächstes Mal weniger Testbenches

# **Aufgabe 3**

|                    | FPGA                                                                      | CPLD                                                                            |
|--------------------|---------------------------------------------------------------------------|---------------------------------------------------------------------------------|
| Vollständiger Name | Field programmable Gate Array                                             | Complex Programmable Logic Device                                               |
| Hersteller         | Xilinx, Altera, Lattice, Atmel Actel,                                     | Altera, Xilinx, Lattice, Schuricht,                                             |
|                    |                                                                           | Atmel,                                                                          |
| Leistungsmerkmale  | Geschwindigkeit: langsam,                                                 | Geschwindigkeit: schnell,                                                       |
|                    | Stromverbrauch: hoch, Flexibilität: hoch                                  | Stromverbrauch: gering, Flexibilität:                                           |
|                    |                                                                           | gering                                                                          |
| Interner Aufbau    | Besteht aus vielen kleinen                                                | Besteht aus wenigen                                                             |
|                    | Funktionselementen (CLBs). Es wird                                        | Funktionselementen (LABs). Eine                                                 |
|                    | lokal verdrahtet, wodurch FPGAs                                           | Schaltmatrix verbindet LABs                                                     |
|                    | programmierbar sind, aber eine                                            | untereinander und mit E/A global, was zu                                        |
|                    | inhomogene Signallaufzeit haben. Die                                      | festen Signallaufzeiten führt.                                                  |
|                    | Logik ist mittels LUTs/RAM realisiert.                                    | Speicherung auf nicht flüchtigem                                                |
|                    | Speicherung auf flüchtigem (SRAM) oder                                    | Speicher zB.: EPROM                                                             |
|                    | nicht flüchtigem (Antifuse) Speicher.                                     |                                                                                 |
| Einsatz            | Mobilfunk-Basisstationen,                                                 | Digitaluhren, PWM-Generator,                                                    |
|                    | Datenreduktionshardware in der                                            | Speichercontroller für mehrere CPUs,                                            |
|                    | Bildverarbeitung, Ethernet-                                               | Seriell/Parallel Wandler                                                        |
|                    | Echtzeitkommunikation,                                                    |                                                                                 |
| Habana da'a da     | molekulardynamische Rechnungen                                            | F'afahaa Challan laafaa faasaa                                                  |
| Unterschiede       | Feinmaschiges Array von Logikblöcken                                      | Einfachere Struktur: konfigurierbare                                            |
|                    | und Flip-Flops. komplexer                                                 | Schaltmatrix                                                                    |
|                    | Aufbau der Logikzellen: wenige große                                      | Aufbau der Logikzellen: große Anzahl                                            |
|                    | Blöcke auf PAL-Basis                                                      | kleiner Blöcke auf LUT-Basis (RAM)                                              |
|                    | Verbindungen: Zentrale globale                                            | Verbindungen: Dezentrale lokale                                                 |
|                    | Verbindung - keine Verdrahtung nötig                                      | Verbindung - Verdrahtung nötig                                                  |
|                    | E/A:Relativ direkte Verbindungen zwischen Makrozellen und Pins. Schneller | E/A: Ring aus frei zuordenbaren E/A-<br>Blöcken. Jede Logikzelle kann mit jedem |
|                    | Signalweg von Logikmakrozellen zu Pins.                                   | Pin verbunden werden, aber über                                                 |
|                    | Signallaufzeiten: homohen,konstant                                        | separate Ausgangsregister vor den Pins.                                         |
|                    | Signaliauizeiten, nomonen,konstant                                        | i separate Ausyanysiegister voi den Filis.                                      |

Parto Karwat, Sarah Lutteropp, 3. Semester Informatik, Aufgabenblatt Nr. 3, Basispraktikum Hardwarenaher Systementwurf WS 11/12

|                         | Flächennutzung: 40-60%<br>Stromverbrauch: hoch bis sehr hoch | Signallaufzeiten: inhomogen, abhängig<br>vom konkreten Signalweg<br>Flächennutzung: 50-95%<br>Stromverbrauch: gering bis mittel |
|-------------------------|--------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|
| Programmierungssprachen | VHDL, Abel, grafisch (Altium)                                | VHDL, Verilog, Abel                                                                                                             |
| Stückzahlen             | wenige                                                       | viele                                                                                                                           |